Open menu Close menu

< Back to Press Releases

XJTAG version 4.0

ISIT
ISIT
Toulouse, 29 mai 2024 — XJTAG ®, distribué par ISIT en France, leader des produits d'analyse périphérique JTAG, a publié la version 4.0 de sa suite logicielle, apportant des augmentations de vitesse à la fois grâce à la rationalisation de l'interface utilisateur et à l'augmentation du débit des chaînes JTAG testées. Cette nouvelle version vise à améliorer la rapidité et l'efficacité tant pour les ingénieurs qui mettent en place les projets que pour l'opérateur de la ligne de production qui effectue les tests.

La nouvelle fonctionnalité phare est la performance multi-TAP améliorée fournie par les analyses optimisées. Multi-TAP fait référence à la capacité de longue date du contrôleur XJLink2 à faire fonctionner plusieurs chaînes JTAG simultanément, afin d'exécuter un test sur l'ensemble du circuit. Dans XJTAG 4.0, différentes chaînes peuvent désormais fonctionner à différentes vitesses d'horloge, permettant à chaque analyse d'être chargée plus efficacement en garantissant qu'une chaîne lente ne limite pas le transfert de données d'une chaîne plus rapide. Même si les appareils des chaînes distinctes continueront d'exécuter chaque étape de test de manière synchronisée, le transfert de données à travers les chaînes est désormais optimisé, ce qui améliore considérablement les temps de test.

Des modifications ont été apportées à l'apparence et à la convivialité des produits pour suivre les styles de conception modernes et rationaliser la suite, améliorant ainsi la facilité d'utilisation. Ceux-ci inclus:
  • XJRunner permet désormais d'afficher simultanément côte à côte la sortie de plusieurs contrôleurs XJLink2 ou XJQuad connectés, permettant ainsi de paralléliser plus efficacement les tests dans un système de production.
  • XJDeveloper a fait l'objet d'une actualisation complète, apportant des améliorations progressives, notamment en rendant la disposition de l'écran des cartes plus facile à utiliser et en ajoutant la configuration automatique de chaînes JTAG distinctes pour tirer le meilleur parti des améliorations multi-TAP.
  • XJAnalyser peut désormais afficher simultanément des chaînes JTAG indépendantes, offrant une représentation plus intuitive de la configuration de la carte.
  • JTAG Chain Debugger a apporté des améliorations significatives à l'éditeur de séquence de réinitialisation de test. Suite à vos retours, nous avons rendu cette interface beaucoup plus intuitive et fluide à utiliser, permettant de manipuler les formes d'onde plus facilement.
Pour plus d'informations sur nos produits ou pour essayer notre essai gratuit de 30 jours, contactez-nous.

À propos de l'analyse des limites
JTAG est une norme IEEE qui a été développée pour résoudre les difficultés liées aux tests de circuits qui utilisent des technologies de conditionnement telles que les Ball Grid Arrays et les Chip Scale Packages, où les connexions soudées ne sont pas accessibles. Bien que JTAG soit depuis devenu populaire pour le débogage des processeurs et pour la programmation des FPGA et des CPLD, ils n'utilisent que le protocole de communication de la norme. Tout l'avantage de la norme JTAG réside dans l'utilisation de techniques d'analyse des limites pour tester et déboguer les cartes assemblées ; Les outils de XJTAG vous offrent un moyen simple d'utiliser ces fonctionnalités.

À propos de XJTAG
XJTAG est l'un des principaux fournisseurs mondiaux d'outils matériels et logiciels d'analyse des limites JTAG. Ses produits utilisent la norme IEEE Std.1149.x (analyse des limites JTAG) pour permettre aux ingénieurs de déboguer, tester et programmer des circuits électroniques rapidement et facilement. Cela peut raccourcir considérablement les processus de conception, de développement et de fabrication électroniques. XJTAG se concentre sur le développement de produits innovants et un support technique de haute qualité.